C/C++程序员资料 常见笔面试题深入解析

2024-09-25

C/C++程序员资料 常见笔面试题深入解析

1.C/C++程序员资料 常见笔面试题深入解析 篇一

发信站: 飘渺水云间 (Thu Nov 9 10:12:21 2006), 转信 【 原文由 dongh 发表于 Work 讨论区 】

数字电路 1、同步电路和异步电路的区别是什么?(仕兰微电子) 2、什么是同步逻辑和异步逻辑?(汉王笔试) 同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。

3、什么是”线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试) 线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用oc门来实现,由于不

用 oc门可能使灌电流过大,而烧坏逻辑门。同时在输出端口应加一个上拉电阻。 4、什么是Setup 和Holdup时间?(汉王笔试) 5、setup和holdup时间,区别.(南山之桥) 6、解释setup time和hold time的定义和在时钟信号延迟时的变化。(未知) 7、解释setup和hold time violation,画图说明,并说明解决办法。(威盛VIA.1

1. 06 上海笔试试题) Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触

发 器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如

上 升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个

数 据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。

保 持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time

不 够,数据同样不能被打入触发器.建立时间(Setup Time)和保持时间(Hold time)。建

立 时间是指在时钟边沿前,数据信号需要保持不变的时间。保持时间是指时钟跳变边沿后

数 据信号需要保持不变的时间。如果不满足建立和保持时间的话,那么DFF将不能正确地采

样 到数据,将会出现 metastability的情况。如果数据信号在时钟沿触发前后持续的时间

均 超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。 8、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除。(仕兰微

电子) 9、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试) 在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一

致 叫竞争。产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解

决 方法:一是添加布尔式的消去项,二是在芯片外部加电容。 10、你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?(汉王笔试) 常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之间

, 而CMOS则是有在12V的有在5V的。CMOS输出接到TTL是可以直接互连。TTL接到CMOS需要在

输 出端口加一上拉电阻接到5V或者12V。 11、如何解决亚稳态。(飞利浦-大唐笔试) 亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进入

亚 稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电

平上。在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种

无 用的输出电平可以沿信号通道上的各个触发器级联式传播下去。 12、IC设计中同步复位与 异步复位的区别。(南山之桥) 13、MOORE 与 MEELEY状态机的特征。(南山之桥) 14、多时域设计中,如何处理信

[常见笔试题&面试题1]

上一篇:国际商务函下一篇:高层钢筋混凝土结构设计